Media is too big
VIEW IN TELEGRAM
راه اندازی شبکه که به FPGA یا PL ZYNQ متصل هست روش های مختلفی داره. در این ویدیو بهش اشاره کردیم و در کلاس های ZYNQ پیشرفته انجامش میدیم
@taksuntec
Taksuntech.ir
@taksuntec
Taksuntech.ir
Media is too big
VIEW IN TELEGRAM
پاسخ فرکانسی فیلتر های IIR شبیه فیلتر های آنالوگ صاف بدون شکست هستند اما پاسخ فرکانسی فیلترهای #FIR معمولا سایدلوپ دارند و در فرکانس های لبه فیلتر شکستگی به وجود میاد.
اما پایداری و پیاده سازی فیلتر های #IIR سختر و هزینه بر تر هست.
@Taksuntec
Taksuntech.ir
اما پایداری و پیاده سازی فیلتر های #IIR سختر و هزینه بر تر هست.
@Taksuntec
Taksuntech.ir
Media is too big
VIEW IN TELEGRAM
چطور ضرایب فیلتر FIR رو حساب کنیم؟
برای محاسبه فیلتر FIR راه های مختلفی وجود داره مثه پاسخ ضربه و .... یکی از راه های بدست آوردن ضرایب فیلتر FIR اینکه از فیلتر در فضای فرکانس Ifft بگیریم و اعداد بدست اومده رو fixed point کنیم.
لینک مشاهده در اینستاگرام
Taksuntech.ir
@taksuntec
برای محاسبه فیلتر FIR راه های مختلفی وجود داره مثه پاسخ ضربه و .... یکی از راه های بدست آوردن ضرایب فیلتر FIR اینکه از فیلتر در فضای فرکانس Ifft بگیریم و اعداد بدست اومده رو fixed point کنیم.
لینک مشاهده در اینستاگرام
Taksuntech.ir
@taksuntec
Media is too big
VIEW IN TELEGRAM
دقت و کیفیت فیلتر FIR به چی بستگی داره؟
@taksuntec
@taksuntec
Media is too big
VIEW IN TELEGRAM
کار جالبی که در کلاس لینوکس پیشرفته انجام دادیم این بود که فقط Boot.bin روی خود برد بود و تمام قسمت های دیگه لینوکس شامل Kernel, device tree و حتی rootfs هم از طریق شبکه لود کردیم. این کار میتونه برای آپدیت کردن یک باره تعداد زیادی سیستم استفاده بشه.
#LINUX
Taksuntech.ir
@taksuntec
#LINUX
Taksuntech.ir
@taksuntec
Media is too big
VIEW IN TELEGRAM
منابع مصرفی فیلتر FIR چقدر هست؟
چند تا DSP48 برای پیاده سازی فیلتر FIR لازمه؟
#FIR
مشاهده در اینستاگرام
Taksuntech.ir
@taksuntec
چند تا DSP48 برای پیاده سازی فیلتر FIR لازمه؟
#FIR
مشاهده در اینستاگرام
Taksuntech.ir
@taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
نه گذشته نه چندان دور حدود ۵ سال پیش برای بالا بردن کیفیت صدا باید با ده ها نرم افزار صدها فیلتر روی صدا میزدیم آخرشم یه ذره کیفیت بالا میرفت اما الان با هوش مصنوعی براحتی کیفیت عالی میشه.
تفاوت صدای اصلی و صدای بهبود داده شده با AI رو ببینین.
برای استفاده از این AI میتونین از adobe podcast استفاده کنین
@taksuntec
Taksuntec.ir
تفاوت صدای اصلی و صدای بهبود داده شده با AI رو ببینین.
برای استفاده از این AI میتونین از adobe podcast استفاده کنین
@taksuntec
Taksuntec.ir
This media is not supported in your browser
VIEW IN TELEGRAM
نرخ ورودی و خروجی فیلتر FIR میتونه یکسان نباشه. گاها خروجی فیلتر میتونه نرخ پایینتری نسبت به خروجی داشته باشه. مثلا زمانی که #Decimation انجام میدیم.
Taksuntech.ir
@taksuntec
Taksuntech.ir
@taksuntec
Media is too big
VIEW IN TELEGRAM
نقش FIR و Decimation در
پردازش سیگنال و DDC
#DDC #FIR #Decimation
مشاهده در اینستاگرام
Taksuntech.ir
@Taksuntec
پردازش سیگنال و DDC
#DDC #FIR #Decimation
مشاهده در اینستاگرام
Taksuntech.ir
@Taksuntec
آموزش تبدیل کد متلب به System-C به وسیله ی HDL Coder™ with the Cadence® Stratus™ HLS high-level synthesis tool :
MATLAB-to-SystemC Workflow for Cadence Stratus HLS
Watch a step-by-step demonstration of how to use HDL Coder™ with the Cadence® Stratus™ HLS high-level synthesis tool to create highly optimized ASIC implementations of MATLAB® code. The demo features a floating-point, least-mean squares (LMS) digital filter in MATLAB. The HDL Coder workflow is used to generate fixed-point MATLAB code, from which HDL Coder can generate synthesizable SystemC™ code along with a SystemC testbench. Then Stratus HLS is used to verify the System code, synthesize RTL code, and explore alternative ASIC implementations.
https://in.mathworks.com/videos/matlab-to-systemc-workflow-for-cadence-stratus-hls-1682409881278.html
@Taksuntec
MATLAB-to-SystemC Workflow for Cadence Stratus HLS
Watch a step-by-step demonstration of how to use HDL Coder™ with the Cadence® Stratus™ HLS high-level synthesis tool to create highly optimized ASIC implementations of MATLAB® code. The demo features a floating-point, least-mean squares (LMS) digital filter in MATLAB. The HDL Coder workflow is used to generate fixed-point MATLAB code, from which HDL Coder can generate synthesizable SystemC™ code along with a SystemC testbench. Then Stratus HLS is used to verify the System code, synthesize RTL code, and explore alternative ASIC implementations.
https://in.mathworks.com/videos/matlab-to-systemc-workflow-for-cadence-stratus-hls-1682409881278.html
@Taksuntec
Mathworks
MATLAB-to-SystemC Workflow for Cadence Stratus HLS
Learn how to produce ASIC-optimized implementations of MATLAB code using HDL Coder. Generate synthesizable, fixed-point SystemC code with a SystemC testbench for use with the Cadence Stratus HLS high-level synthesis tool.